DDR4 SDRAM: 16GBDDR4 كل تكوين 16 بت من عرض بت البيانات لبت 64 بت
QSPI Flash: قطعة من QSPIFLASH بحجم 1 جيجابايت، تُستخدم لتخزين ملف تكوين شريحة FPGA
بنك FPGA: مستوى قابل للتعديل 12 فولت، 18 فولت، 2.5 فولت، 3.0 فولت، إذا كنت بحاجة إلى تغيير المستوى، فأنت تحتاج فقط إلى الاستبدال
مستوى الواجهة: يمكن تعديل الموضع المقابل بواسطة الخرز المغناطيسي.
مصدر طاقة اللوحة الأساسية: يولد مصدر الطاقة 5-12 فولت مصدرين للطاقة من خلال شريحة T1 LTM4628 لتلبية متطلبات تيار FPGA
طريقة بدء تشغيل اللوحة الأساسية: JTAG، QSPIFLASH
تعريف قاعدة أنبوب الموصل: 4 ملحقات عالية السرعة، 120 سنًا من باناسونيك AXK5A2137yg
واجهة SFP للوحة السفلية: يمكن لـ 4 وحدات بصرية تحقيق اتصال عالي السرعة بالألياف البصرية، بسرعة تصل إلى 10 جيجابايت/ثانية
ساعة Fave Plate GXB: توفر اللوحة السفلية ساعة مرجعية بتردد 200 ميجا هرتز لجهاز الإرسال والاستقبال GXB
اللوحة السفلية 40 إبرة امتداد: محجوزة 2 2.54 مم القياسية 40 دبوس امتداد J11 و J12، والتي تستخدم لتوصيل الوحدات المصممة من قبل الشركة أو دائرة وظيفة الوحدة المصممة من قبل المستخدم نفسه
ساعة اللوحة الأساسية: مصادر ساعة متعددة على اللوحة، بما في ذلك مصدر ساعة النظام بتردد ١٠٠ ميجاهرتز.
510kba100M000bag بلورة CMOS
مصدر ساعة تفاضلية لجهاز الإرسال والاستقبال بتردد 125 ميجاهرتز، مصدر ساعة تفاضلية خارجية DDR4 بتردد 300 ميجاهرتز، مصدر ساعة تفاضلية خارجية DDR4 بتردد 300 ميجاهرتز، مصدر ساعة تفاضلية خارجية DDR4 بتردد 300 ميجاهرتز، مصدر ساعة تفاضلية خارجية DDR4 بتردد 125 ...300 ميجاهرتز،
منفذ تصحيح أخطاء JTAG: تحتوي اللوحة الأساسية MP5652 على واجهة تنزيل تصحيح أخطاء JTAG ذات 6 دبابيس
مناسب للمستخدمين لتصحيح أخطاء FPGA بشكل منفصل
إعادة ضبط النظام: في الوقت نفسه، يُزوّد الزر النظام بإشارة إعادة ضبط عامة للوحة الأساسية MP5652 لدعم إعادة الضبط عند التشغيل. تتم إعادة ضبط الشريحة بالكامل.
LED: يوجد 4 مصابيح LED حمراء على اللوحة الأساسية، أحدها هو مؤشر الطاقة المرجعي DDR4
الزر والمفتاح: يوجد 4 مفاتيح على اللوحة السفلية، والتي تتصل بقدم الأنبوب المقابلة على موصل J2.
عادة ما يكون المستوى مرتفعًا، والضغط على المستوى المنخفض
تتضمن الميزات الرئيسية لسلسلة Arria-10 GX ما يلي: